搜索资源列表
compactrio 控制器上 FPGA控制程序
- NI公司的Compactrio控制器上的FPGA模块实现对机器人的手动控制
AD.FPGA控制AD7321的模块
- FPGA控制AD7321的模块,是本人亲自试验过的。有Verilog源码,和简单文档。,FPGA control module of the AD7321 is personally tested. There Verilog source code, and simple document.
FPGA-VIDEO
- FPGA图像采集程序,cmos图像采集、I2C控制、VGA图像像是模块-FPGA VIDEO
fpga-fpdpsk
- FSK/PSK调制顶层文件 ,正弦波模块 ,正弦波模块初始化文件 ,振幅调整及波形选择模块 ,频率显示值地址产生模块 ,频率步进键核心模块 ,弹跳消除电路-FSK/PSK modulation top-level documents, sine-wave modules, module initialization file sine wave, amplitude adjustment and waveform selection module, the freque
FPGA
- FPGA和嵌入式处理器实现低成本智能显示模块,并带有部分源程序-FPGA and embedded processors for low-cost intelligent display module, with part of source
FPGA
- 自行选取四首乐曲的一部分,采用VHDL语言层次化和模块化的设计方法, 实现多首乐曲演奏电路的设计 -4 to select the part of music, the use of VHDL language and modular hierarchical design methodology, multi-song concert circuit design
FPGA
- 为了满足科研与实验需要,提出并实现了一种以FPGA和高速D/A为核心,其结构简单,控制灵活,信号质量高的多功能信号源生成系统。该信号源生成系统能够实时产生中心频率在30~130 MHz的各种雷达、通信、导航和白噪声等信号,且产生的各种信号频率、幅度、相位和其他参数均可控。信号源作为基带信号单元配以混频模块,可实现在任意频段的信号。另外,该信号源还可以作为一个通用平台,通过FPGA内部程序的更新来实现其他复杂信号。-This paper presents and makes a multi-fun
ADC0809_VHDL_QUAARTUSII_PROJECT
- FPGA模块工程、ADC0809状态机控制ADC0809_VHDL_QUAARTUSII_PROJECT可以直接使用!-FPGA module works, ADC0809 control state machine can be used directly ADC0809_VHDL_QUAARTUSII_PROJECT!
DDSFPGA_cylone
- DDS FPGA 模块,实用,欢迎大家下载-DDS FPGA programmer
motion
- 这是基于NI公司COMPACTRIO模块进行平台平衡控制的源码,主要用到的是PID控制可结合相关的FPGA模块代码-This is based on NI' s COMPACTRIO platform balance control module source code, mainly used in combination with the PID control module code for FPGA related
FPGA-clock
- 基于VHDL的时钟设计(de2开发平台),内含源代码,各模块的时序仿真图,结构原理图,以及完成报告。供大家参考学习。-VHDL-based clock design (de2 development platform), contains the source code, simulation charts of each module, structure diagram, and the mission report. For reference study.
AVR-FPGA
- 电子计数式简易多功能计数器的原理、设计、应用及误差特性。本计数器以ATmega128单片机为控制核心,由FPGA模块、键盘输入模块、液晶显示模块、温度测量模块等功能模块组成,实现了周期、频率、时间间隔的测量等功能。-Achieve multi-counter, you would like to have more detailed
光传送网映射模块的设计与实现
- 这是一篇论文有60多页,介绍了OTN网中最重要的映射部分在fpga里面的实现。
[FPGA] RAM数据读取-VGA显示
- 依托Xilinx平台,开发的数据读取显示程序,爱好者可以将该段程序嵌入到系统平台中,用于对采集到的数据进行显示。此外,通过添加接口模块,可以实现附带功能
基于FPGA的串口通信系统
- 该设计是基于 FPGA 的串口通信系统模拟仿真,通过对 RS-232 串行总线 接口的设计,掌握发送与接收电路的基本思路,并进行串口通信。采用 Verilog HDL 语言对 UART 波特率产生模块、数据发送模块、接收模块进行硬件描述, 再将其整合为一个 RS-232 收发模块,最终在顶层模块中将两个 RS-232 模块例 化,实现两块 FPGA 芯片全双工通信的设计。(Design of serial communication system based on FPGA)
彩超机FPGA部分代码
- 某公司彩超机实际使用的FPGA代码,主要是B超的前置处理,波束形成滤波等。请注意:文件不是完整的工程,只放出一些实际可用的功能模块的代码。部分无用文件没删除,自己辨识。(A company color Doppler ultrasound machine actually use FPGA code, mainly B ultrasonic pretreatment, beam forming, filtering, etc.. Please note that the file is not
EEPROM接口的FPGA实现
- EEPROM接口的FPGA实现 工程说明 AT93C46在DI接收到读指令时,地址被解码,数据在DO引脚上串行输出。写周期是完全自主调时的,在写入之前不需要单独的擦除周期。本项目要求AT93C46完成读和写功能的混合功能。 案例补充说明 本案例要求实现一个AT93C46的接口能够根据命令,实现EWEN、WRITE和READ功能,在这里我们提供了具体的设计思路: 1. 上游模块在rdy=1时,给出start命令,开始进行EWEN、WRITE或者READ操作;在rdy=0期间,star
超声波测距模块
- 本人做的一个项目中的其中一个模块——FPGA超声波测距,很好用(Design of ultrasonic distance measuring module improved by using FPGA)
模块化三电平有源滤波器控制策略与装置研究
- 设计了模块化三电平有源滤波器装置,完成了装置的结构设计和主电路参数设计,基于理论推导及仿真结果选择了直流侧电容参数、交流侧输出滤波器电感参数以及预充电电阻参数; 同时还完成了基于 DSP+FPGA 的控制板设计。(The paper design the device of modularized three-level active power filter, completed the structure design of the device and the design of main
FPGA Design Patterns_100
- LABVIEW工程完整程序,FPGA模块设计(LABVIEW engineering complete program, FPGA module design)