CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - Sin FPGA

搜索资源列表

  1. sin

    0下载:
  2. 基于fpga的正弦波发生器设计,有一定的参考价值,写的比较详细
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:633427
    • 提供者:qlg
  1. sin.rar

    0下载:
  2. 用Verilog语言在FPGA内实现一256个采样点的正弦波,已尝试,挺好用的~~~,Verilog language used in the FPGA to achieve one of the 256 sampling points sine wave, I have already tried it, very useful~ ~ ~
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-21
    • 文件大小:105104
    • 提供者:tianwaifei86
  1. sin

    0下载:
  2. 基于FPGA的正弦函数信号发生器的设计,及其模块的分析-Sine function signal generator in the FPGA design, module-based analysis
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-06
    • 文件大小:2271
    • 提供者:李国林
  1. sin

    0下载:
  2. FPGA正弦波信号发生器,能产生完美的正弦波形-FPGA sine wave signal generator, can produce perfect sine wave
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:2129
    • 提供者:
  1. sin.tar

    0下载:
  2. 神奇的sin波生成verilog源码,非常简单的代码无需乘法即可生成sin,cos,值得搞算法的人借鉴-Magic sin wave generated Verilog source code, the code is very simple multiplication can be generated without sin, cos, worthy people from engaging in algorithm
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:1946
    • 提供者:yangyu
  1. dds_using_FPGA

    0下载:
  2. 利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。-FPGA realization of the use of DDS compiled no errors. Compiler environment QuartusII7.2, the environment integrated IP core, can improve the development efficiency.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-26
    • 文件大小:100635
    • 提供者:白涛
  1. sin

    0下载:
  2. 基于FPGA的正弦波发生器,可以产生不同频率的正弦波。-FPGA-based sine wave generator, can produce different frequency sine wave.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:609651
    • 提供者:
  1. fpga

    0下载:
  2. 采用正弦/ 余弦细分方案,通过嵌入cos/ sin 表格于FPGA 中,合理控制步进电机两相绕组的电流,实现斩波恒流均匀细分驱动,减小了步距角、提高了步进分辨率,最高细分达到256 。-Using sine/cosine segment program, by embedding cos/sin table in the FPGA, the reasonable control of two-phase stepper motor winding current to achieve const
  3. 所属分类:Project Manage

    • 发布日期:2017-03-28
    • 文件大小:233713
    • 提供者:邓志远
  1. sin

    0下载:
  2. sin正弦波的产生 DDS FPGA VHDL语言-sin sine wave generation DDS FPGA VHDL language
  3. 所属分类:assembly language

    • 发布日期:2017-04-09
    • 文件大小:1732025
    • 提供者:王盛力
  1. FPGA

    0下载:
  2. sin函数 交通灯 加法器的vhdl代码 自写,参考-sin function
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:3784
    • 提供者:
  1. sin-two-90

    0下载:
  2. 基于FPGA模拟DDS产生两路互为90度得正弦波,以此为依据,可做频率,相位可调的多路波形发生器-FPGA-based simulation DDS generates two sine wave was 90 degrees each other, as a basis to do the frequency, phase adjustable multi-channel waveform generator
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:243737
    • 提供者:huangshaobo
  1. sin

    0下载:
  2. 利用fpga实现低频率(100khz以下)的正弦信号发生,另外可以改频率。非常方便-The use of the fpga achieve low frequency (100khz below) sinusoidal signal, the other can change the frequency. Very convenient
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-15
    • 文件大小:3587401
    • 提供者:阮志强
  1. FPGA(QII)

    1下载:
  2. 数字信号发生器,FPGA做的仿真程序,包含三角波、锯齿波、正弦波、方波等共六种波形。-FPGA AND alter SIN SAN JIAO BO JUCHIBO FANG BO
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4196596
    • 提供者:小华
  1. SIN-MODULATE-BASED-FPGA

    0下载:
  2. 对正弦波进行调制,下载到FPGA的硬件环境中,运行后用示波器检测,结果可行-On the sine wave modulation, downloaded to the FPGA hardware environment, running with an oscilloscope, and the results feasible
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:1015691
    • 提供者:刘毓博
  1. cordic verilog 求sin cos的源程序

    1下载:
  2. cordic. it's about how to calculate sin and cos with the FPGA!
  3. 所属分类:VHDL编程

    • 发布日期:2013-11-20
    • 文件大小:2318
    • 提供者:warming
  1. sin-sanj

    0下载:
  2. 基于FPGA的可调幅度频率的正弦波、三角波、锯齿波、矩形波发生器-FPGA-based adjustable amplitude sine wave frequency, triangle wave, sawtooth, square wave generator
  3. 所属分类:Compiler program

    • 发布日期:2017-05-02
    • 文件大小:710477
    • 提供者:may
  1. verilog-sin

    0下载:
  2. FPGA开发sin波形,用verilog写的正弦波发生器。-FPGA development sin wave with verilog write sine wave generator
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-05
    • 文件大小:6964
    • 提供者:蒋壮
  1. cordic_ds249

    0下载:
  2. FPGA开发过程中的IP核,用于计算正弦,余弦和正切等。(IP core used in FPGA design to calculate cos and sin.)
  3. 所属分类:文章/文档

    • 发布日期:2017-12-29
    • 文件大小:333824
    • 提供者:张扬1
  1. FSK

    0下载:
  2. 首先利用IP核记录sin和con波形,然后进行FSK调制,信息为数字信息(Firstly, the IP kernel is used to record the sin and con waveforms, and then the FSK is modulated, and the information is digital information)
  3. 所属分类:其他

    • 发布日期:2017-12-30
    • 文件大小:4807680
    • 提供者:Lzzz18
  1. SIN

    0下载:
  2. 基于fpga实现信号发生器,本设计采用方法为基于dds原理产生正线波信号输出。(DDS wave signal output line.)
  3. 所属分类:嵌入式/单片机/硬件编程

    • 发布日期:2018-04-30
    • 文件大小:2661376
    • 提供者:落地浮尘
« 12 »
搜珍网 www.dssz.com