当前位置:
首页
资源下载

搜索资源 - carry save adder multiplier
搜索资源列表
-
1下载:
4级流水乘法器,本文利用FPGA完成了基于半加器、全加器、进位保留加法器的4比特流水乘法器的设计,编写VHDL程序完成了乘法器的功能设计,并通过Modelsim进行了仿真验证。-Four water multipliers, this paper complete FPGA-based half adder, full adder, carry-save adder 4 bit pipeline multiplier design, write VHDL program to complete
-
-
0下载:
设计一个16×16位的流水线乘法器。
乘法器部分采用16×16进位保留(Carry-save)阵列构成。
最后一行部分积产生单元要求采用超前进位构成。
-Design of a 16 x 16 pipelined multiplier.
Multiplier by 16 x 16 carry save array ( Carry-save ).
The last line of the partial product generation unit requires u
-
-
0下载:
本文利用全加器、半加器,利用进位保留的思想,在前向割集中加入四级流水实现了乘法器的设计,提高乘法器的运算速度,并且介绍了乘法器的VHDL的程序编写过程以及代码,并给出了仿真波形-In this paper, the use of the full adder, half adder using carry-save ideological forward cutset added four water to achieve a multiplier design, to improve the
-