当前位置:
首页
资源下载

搜索资源 - rs232 baud rate for fpga
搜索资源列表
-
0下载:
完整的RS232 Verilog源代码,支持波特率可调,支持调试命令,配合串口调试工具,可作为FPGA开发中的调试平台。-Full RS232 Verilog source code, support for baud rate is adjustable to support debugging command, with the serial debugging tools can be used as the debugging FPGA development platform.
-
-
0下载:
RS232 verilog coding 全参数化设计 可以自己设定波特率 时钟频率等 完全FPGA实现调通-RS232 verilog coding the entire parametric design can set the baud rate clock frequency of FPGA to achieve complete transfer pass
-
-
0下载:
在ISE环境下,用VHDL语言实现RS232串口设计,实现串口通信。通过串口调试工具向
0000000UART发送16进制数,FPGA将UART接收到的串行数据转换为并行数据,并在8个
LED灯上输出显示;同时,并行数据又被重新转换为串行数据,重新送给RS-232接口,并在
串口调试工具上再次显示,SW0为复位键。
比如:串口调试工具发送两位16进制数,然后能在LED上显示,并且重新在串口调试工
具上显示。串口调试工具设置:波特率设为9600,默认奇校验。-In the IS
-
-
1下载:
编制一全双工UART电路,通过试验箱MAX202E转换成RS232电平,与计算机进行通讯实验,设置8个按键,按键值为ASIC码“1”~“8”,通过串口发送给计算机,在计算机上显示键值,同时在数码管最高位显示;计算机可发送“0”~“F”的ASIC码,FPGA接收后在数码管低位显示0~F。通过按键可设置波特率。
要求:波特率为三种 1200、2400、9600,由1个按键选择,3个LED分别指示;
数据格式为1位起始位、8位数据位和一位停止位;
上位计算机发送接收软件可使用
-