资源列表
shiyi
- 单片机课程实验,微机接口实验程序源码 包括8088等芯片
vhdl_jishuqi
- 一路24位计数器,cpu可直接读写计数器的计数值.
STC12LE4052
- 在STC12LE4052单片机上实现红外信号的解码和发码。信号码有头码+8位码组成-STC12LE4052 achieved in single-chip infrared signal code decoding and fat. Letter code numbers are the first component code+8
test
- 本程序是应用于DSP TMS320VC5416芯片的使用FLASH进行自动引导程序,使用本程序可以对DSP进行自动引导程序-This procedure is applied to the use of DSP TMS320VC5416 chip FLASH automatically guide the procedures, the use of this procedure can be carried out automatically on the DSP boot
12864_LCD
- 此程序为,基于MSP4302F系列的12864液晶显示-This procedure, based on the 12864 series MSP4302F liquid crystal display
VGA
- Verilog代码可移植到FPGA上,利用VGA显示图像,适合初学者使用。-Verilog code can be ported to FPGA, using VGA display images, suitable for beginners.
lesson3-2
- 用一根导线连接在P3.2和GND之间,使P3.2为低电平。那么进入中断 既是第一个二极管闪一下 ,进而 程序继续进行 它与电平触发不一样。 总结: 若采用电平触发方式,外部中断申请触发器的状态随着CPU在每个机器周期采样到的外部 中断输入线的电平变化而变化,这能提高CPU对外部中断中断请求的响应速度。当 外部中断源设定为电平触发方式时,在中断服务程序返回之前,外部中断请求 输入必须是无效的(既变为高电平)否则CPU返回主程序之后会再次响应中断。(也即是主程序不在执行)
SPIDemo-(2)
- 51单片机的SPI的读与写,只针对STC60s2,内部自带SPI接口-51 microcontroller SPI read and write only against STC60s2, internal built-in SPI interface
spi_test
- FPGA的spi程序,可完全模拟出spi核,而且通用性好,无BUG-Spi procedures of the FPGA can be completely simulated the spi nuclear, and versatility, no BUG
5-17
- 用verilog实现一个基于流水线结构的正、余弦信号发生器-Based on Pipeline Structure verilog to achieve a sine and cosine signal generator
IIC
- verilog编写,京微雅格出品IIC 控制器-IIC controller,writed by YiJingjing
relay
- 温控继电器,温度低于下线值关闭继电器,达到上线值打开继电器-Temperature control relay, the temperature is lower than the value turns the relay off the assembly line, to the value of on-line open relay