资源列表
ethernet
- 一个简单的嵌入式程序-a simple procedure Embedded
main1
- MSP430F149实现对周期的计数,进而可以对输入周期性信号的频率进行技术-MSP430F149 implementation of cycle counting, and then can enter the frequency of periodic signal technology
Multipleinfraredremote
- 多路红外遥控收发单路的设计与实现的软件编程-Multiple single infrared remote control transceiver design and implementation of software programming
24C64PEEPROM
- 24C64 EEPROM读写的C语言程序,希望大家指教-24C64 EEPROM read and write C-language program, I hope everyone advice
vga_gen_46
- Verilog Vga Generator
增量式光电编码器计数器 Verilog 程序
- 增量式光电编码器计数器 Verilog 的程序,附源 Verilog 的代码.
miaobiao
- 一个精确的到0.01s的时钟源程序,对于初学VHDL理解很有帮助,只给了源程序没有给出仿真波形-An accurate clock source to the 0.01s for the beginner to understand VHDL helpful not only to the simulation waveform of the source
ZBTSRAM
- 嵌入式DSP芯片对外围扩展的时钟芯片的编程源代码-Embedded DSP chip SRAM chip peripheral extension programming source code
cla20_n
- Verilog 20 bit的累加器 采用流水香设计,用5级4bit的超前进位加法器-Verilog 20 bit accumulator using water in Hong design, with five 4bit the look-ahead adder
main
- 基于arm的,利用12864液晶的实时时钟显示程序-Based on the arm of the use of 12864 real time clock display program
28335_ECAN_1PROGRAM
- 参考ti提供得例子程序,先将他们得例子在自己得板子上跑起来,其实就是用自测试得方式来验证一下程序,也可以加些中断,看看程序怎么跑得。这步没问题得话,可以改写程序,当然还在自测试模式下先试,如果可以改写后,在自测试模式下可以。那么就差不多了,将自测试模式改成正常模式,将程序移植到自己得程序中,拿一个经过验证可以正常通讯得can模块通讯,记得两个can得速率要一致。当然这个can模块还要能让你看到或者说能验证你得can是否通讯正常。-Reference ti provide examples of
i2cSlave
- i2c communication slave module