资源列表
141650102EE245v01
- Interfacing AD7276 High-Speed Data Converters to ADSP-BF535 Blackfin Processors-Interfacing AD7276 High-Speed Data Conve rters to ADSP-BF535 Blackfin Processors
200412567189000
- AVR器件指令表对MC-51指令的一个提升的好资料-AVR devices table right direction MC-51 directive a good upgrade information
CDANPIANJI
- 单片机无时钟控制源码.用C语言编写的,比汇编语言通俗易懂,还有文字说明-SCM no clock source control. C language, more so than assembly language easily understood, there is a textual descr iption
disp_51
- 通过C语言编程,实现51单片机驱动MAX7219,以显示8位数码管-through the C programming language, to achieve 51 Microprocessor MAX7219 to show eight digital control
NumClock
- 基于Altera公司系列FPGA(Cyclone EP1C3T144C8)、Verilog HDL、MAX7219数码管显示芯片、4X4矩阵键盘、TDA2822功放芯片及扬声器等实现了《电子线路设计• 测试• 实验》课程中多功能数字钟实验所要求的所有功能和其它一些扩展功能。包括:基本功能——以数字形式显示时、分、秒的时间,小时计数器为同步24进制,可手动校时、校分;扩展功能——仿广播电台正点报时,任意时刻闹钟(选做),自动报整点时数(选做);其它扩展功能——显示年月日(能处理
DDS_Power
- FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。-FPGA on the verilog language programming. Lookup table thr
ClockOut
- 通过VERILOG编程,实现FPGA任意整数分频的源代码-through verilog programming, FPGA arbitrary integer frequency of the source code
9851_serial
- 利用凌阳单片机SPCE061A控制AD9851,以产生频率相位可控的正弦信号-use Sunplus SPCE061A control AD9851, to produce controllable phase frequency sinusoidal signal
MyeSuperMap
- 采用北京朝图公司的eSupermap开发系统,在evc做的地理导航系统-Beijing North Korea used the eSupermap company plans to develop the system, so evc in the geographical navigation system
CCFL_LAMP_DRIVE_CXAL10AL
- 这是CCFL背光驱路的原理图和接线方式图,对开发嵌入式系统中TFT液晶显示很有帮助 -drive back to the road map and the principle Connection map Development of Embedded System TFT LCD helpful
serial_flashiap_iic_rs485_led
- 基于philips的lpc2148开发源代码-philips on the development of source code lpc2148
GBASCREEN
- 这是一个关于在GBA上显示文字的程序,如果大家有兴趣可以一看,现在给大家共享一下.-this is a GBA on the text displayed on the procedure, if you are interested, you should have a look now to share this.