- Windows_core_programming jeffrey richter第五版windows核心编程
- 1 We present a genetic algorithm which is distributed in two novel ways: along genotype and temporal axes. Our algo
- RemObjects skd 文档翻译
- static-I 恒流电子负载
- classification 识别分类算法 matlab程序 PLSDA SIMCA等 机器学习 application 直接运行 带入分类数据 建立模型后运行(Recognition and Classification Algorithms
- 核Fisher鉴别分析方法(KFDA) 基于核函数的Fisher分类判别
文件名称:ASI_IN1_and_ASI_OUT1
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:2.31mb
-
已下载:0次
-
提 供 者:
-
相关连接:无
-
下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
这是对于从卫星接收下来的TS流,有两路流,对其选择,其中包括同步模块,PCR校正模块,码率调整模块-This is received from the satellite down for the TS stream, there are two streams of their choice, including the synchronization module, PCR correction module, rate adjustment module
(系统自动生成,下载前可以参看下载内容)
下载文件列表
ASI_IN1_and_ASI_OUT1/DVB_CSA/block23_cipher.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_to_byte.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/init_block_RAM.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Read_memory_control.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/stream_block_cipher.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.bdf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.qpf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.qsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/CSA_Realization.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.done
ASI_IN1_and_ASI_OUT1/DVB_CSA/data_rom.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/rom_data_address_generator.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/synchronization.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/controller.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_REMUX.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/header_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Channel_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/not_cipher_payload_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.map.summary
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.pin
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.fit.smsg
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.fit.summary
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.sof
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.pof
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.hexout
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.tan.summary
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.vwf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.sim.rpt
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_in.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_syn.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_CY7B923.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_compare.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_in.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_syn.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/self_adapt_syn.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_Input.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA1.vwf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Add_Rest.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control0_CY7B923.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control0_CY7B923.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX_not_Fitter.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Send_CY7B923.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/Check_Rate.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Check_Apart_Bytes.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Send_CY7B923.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/delay_half.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/text_head.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/find_input_header.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Empty_packet_Filter.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/(未加扰的需要等待TS-OVER信号加扰的不用等待)复件 controller.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_PLL_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_PLL_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_FIFO_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_FIFO_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.cdf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA_assignment_defaults.qdf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.jdi
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX_not_Fitter.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_compare.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.dpf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/delay_half.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/delay_half.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/self_adapt_syn.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/self_adapt_syn.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_CY7B923.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_Input.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_Input.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX_not_Fitter.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_top.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_remux.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_remux.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_top.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_data.stp
ASI_IN1_and_ASI_OUT1/DVB_CSA/unscramble_FIFO.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/unscramble_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/unscramble_FIFO.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_RAM.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_RAM.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_RAM.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_packet.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/stream_cipher_packet.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/stream_block_cipher.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_top.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_to_byte.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM_wave1.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_to_byte.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/init_block_RAM.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Read_memory_control.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/stream_block_cipher.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.bdf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.qpf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.qsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/CSA_Realization.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.done
ASI_IN1_and_ASI_OUT1/DVB_CSA/data_rom.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/rom_data_address_generator.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/synchronization.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/controller.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_REMUX.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/header_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Channel_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/not_cipher_payload_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.map.summary
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.pin
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.fit.smsg
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.fit.summary
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.sof
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.pof
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.hexout
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.tan.summary
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.vwf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.sim.rpt
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_in.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_syn.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_CY7B923.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_compare.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_in.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/asi_syn.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/self_adapt_syn.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_Input.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA1.vwf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Add_Rest.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control0_CY7B923.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control0_CY7B923.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX_not_Fitter.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Send_CY7B923.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/Check_Rate.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Check_Apart_Bytes.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Send_CY7B923.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/delay_half.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/text_head.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/find_input_header.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/Empty_packet_Filter.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/(未加扰的需要等待TS-OVER信号加扰的不用等待)复件 controller.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_PLL_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_PLL_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_FIFO_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/TEXT_FIFO_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.cdf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA_assignment_defaults.qdf
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.jdi
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX_not_Fitter.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_compare.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/parallel_CSA.dpf
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_FIFO.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/delay_half.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/delay_half.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/self_adapt_syn.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/self_adapt_syn.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_CY7B923.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_Input.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/Control_Input.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX_not_Fitter.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_top.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_DEMUX.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_remux.vhd.bak
ASI_IN1_and_ASI_OUT1/DVB_CSA/TS_remux.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_top.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_data.stp
ASI_IN1_and_ASI_OUT1/DVB_CSA/unscramble_FIFO.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/unscramble_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/unscramble_FIFO.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_RAM.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_RAM.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_RAM.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_packet.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/stream_cipher_packet.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/stream_block_cipher.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_cipher_top.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA/block_to_byte.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM_wave1.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/IB_RAM.qip
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO_waveforms.html
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO_wave0.jpg
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO.vhd
ASI_IN1_and_ASI_OUT1/DVB_CSA/scramble_channel_FIFO.bsf
ASI_IN1_and_ASI_OUT1/DVB_CSA