文件名称:sdram-uclinux
-
所属分类:
- 标签属性:
- 上传时间:2014-05-07
-
文件大小:3.1mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
使用最新的系统搭建工具Qsys构建了包括sdram的nios2系统,编写了程序,并在de2上实现。-This file is used to drive the sdram for qsys users.
(系统自动生成,下载前可以参看下载内容)
下载文件列表
sdram-uclinux/
sdram-uclinux/.qsys_edit/
sdram-uclinux/.qsys_edit/filters.xml
sdram-uclinux/.qsys_edit/preferences.xml
sdram-uclinux/db/
sdram-uclinux/db/add_sub_8ri.tdf
sdram-uclinux/db/altera_mult_add_mpt2.v
sdram-uclinux/db/altera_mult_add_opt2.v
sdram-uclinux/db/altsyncram_11g1.tdf
sdram-uclinux/db/altsyncram_29f1.tdf
sdram-uclinux/db/altsyncram_3cg1.tdf
sdram-uclinux/db/altsyncram_3qf1.tdf
sdram-uclinux/db/altsyncram_4qf1.tdf
sdram-uclinux/db/altsyncram_9tl1.tdf
sdram-uclinux/db/altsyncram_9vc1.tdf
sdram-uclinux/db/altsyncram_cog1.tdf
sdram-uclinux/db/altsyncram_qed1.tdf
sdram-uclinux/db/altsyncram_ua71.tdf
sdram-uclinux/db/a_dpfifo_8t21.tdf
sdram-uclinux/db/a_fefifo_7cf.tdf
sdram-uclinux/db/cntr_fjb.tdf
sdram-uclinux/db/cntr_rj7.tdf
sdram-uclinux/db/dpram_5h21.tdf
sdram-uclinux/db/logic_util_heursitic.dat
sdram-uclinux/db/mult_1l01.tdf
sdram-uclinux/db/mult_1s01.tdf
sdram-uclinux/db/prev_cmp_sdram.qmsg
sdram-uclinux/db/scfifo_1n21.tdf
sdram-uclinux/db/sdram.db_info
sdram-uclinux/incremental_db/
sdram-uclinux/incremental_db/compiled_partitions/
sdram-uclinux/incremental_db/compiled_partitions/sdram.db_info
sdram-uclinux/incremental_db/README
sdram-uclinux/NIOSII/
sdram-uclinux/NIOSII.bsf
sdram-uclinux/NIOSII.cmp
sdram-uclinux/NIOSII.html
sdram-uclinux/NIOSII.qsys
sdram-uclinux/NIOSII.sopcinfo
sdram-uclinux/NIOSII/synthesis/
sdram-uclinux/NIOSII/synthesis/NIOSII.qip
sdram-uclinux/NIOSII/synthesis/NIOSII.v
sdram-uclinux/NIOSII/synthesis/output_files/
sdram-uclinux/NIOSII/synthesis/submodules/
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_sc_fifo.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_st_clock_crosser.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_st_handshake_clock_crosser.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_st_pipeline_base.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_address_alignment.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_arbitrator.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_burst_adapter.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_burst_uncompressor.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_master_agent.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_master_translator.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_slave_agent.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_slave_translator.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_traffic_limiter.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_width_adapter.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_reset_controller.sdc
sdram-uclinux/NIOSII/synthesis/submodules/altera_reset_controller.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_reset_synchronizer.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_addr_router.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_addr_router_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_altpll.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cmd_xbar_demux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cmd_xbar_demux_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cmd_xbar_mux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu.ocp
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu.sdc
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_bht_ram.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_dc_tag_ram.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_ic_tag_ram.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_jtag_debug_module_sysclk.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_jtag_debug_module_tck.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_jtag_debug_module_wrapper.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_mult_cell.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_ociram_default_contents.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_oci_test_bench.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_rf_ram_a.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_rf_ram_b.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_test_bench.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_id_router.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_id_router_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_id_router_002.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_irq_mapper.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_jtag_uart.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_led_pio.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_demux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_demux_002.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_mux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_mux_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_sdram_controller.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_sysid.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_timer.v
sdram-uclinux/NIOSII_generation.rpt
sdram-uclinux/output_files/
sdram-uclinux/output_files/sdram.asm.r
sdram-uclinux/.qsys_edit/
sdram-uclinux/.qsys_edit/filters.xml
sdram-uclinux/.qsys_edit/preferences.xml
sdram-uclinux/db/
sdram-uclinux/db/add_sub_8ri.tdf
sdram-uclinux/db/altera_mult_add_mpt2.v
sdram-uclinux/db/altera_mult_add_opt2.v
sdram-uclinux/db/altsyncram_11g1.tdf
sdram-uclinux/db/altsyncram_29f1.tdf
sdram-uclinux/db/altsyncram_3cg1.tdf
sdram-uclinux/db/altsyncram_3qf1.tdf
sdram-uclinux/db/altsyncram_4qf1.tdf
sdram-uclinux/db/altsyncram_9tl1.tdf
sdram-uclinux/db/altsyncram_9vc1.tdf
sdram-uclinux/db/altsyncram_cog1.tdf
sdram-uclinux/db/altsyncram_qed1.tdf
sdram-uclinux/db/altsyncram_ua71.tdf
sdram-uclinux/db/a_dpfifo_8t21.tdf
sdram-uclinux/db/a_fefifo_7cf.tdf
sdram-uclinux/db/cntr_fjb.tdf
sdram-uclinux/db/cntr_rj7.tdf
sdram-uclinux/db/dpram_5h21.tdf
sdram-uclinux/db/logic_util_heursitic.dat
sdram-uclinux/db/mult_1l01.tdf
sdram-uclinux/db/mult_1s01.tdf
sdram-uclinux/db/prev_cmp_sdram.qmsg
sdram-uclinux/db/scfifo_1n21.tdf
sdram-uclinux/db/sdram.db_info
sdram-uclinux/incremental_db/
sdram-uclinux/incremental_db/compiled_partitions/
sdram-uclinux/incremental_db/compiled_partitions/sdram.db_info
sdram-uclinux/incremental_db/README
sdram-uclinux/NIOSII/
sdram-uclinux/NIOSII.bsf
sdram-uclinux/NIOSII.cmp
sdram-uclinux/NIOSII.html
sdram-uclinux/NIOSII.qsys
sdram-uclinux/NIOSII.sopcinfo
sdram-uclinux/NIOSII/synthesis/
sdram-uclinux/NIOSII/synthesis/NIOSII.qip
sdram-uclinux/NIOSII/synthesis/NIOSII.v
sdram-uclinux/NIOSII/synthesis/output_files/
sdram-uclinux/NIOSII/synthesis/submodules/
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_sc_fifo.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_st_clock_crosser.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_st_handshake_clock_crosser.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_avalon_st_pipeline_base.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_address_alignment.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_arbitrator.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_burst_adapter.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_burst_uncompressor.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_master_agent.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_master_translator.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_slave_agent.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_slave_translator.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_traffic_limiter.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_merlin_width_adapter.sv
sdram-uclinux/NIOSII/synthesis/submodules/altera_reset_controller.sdc
sdram-uclinux/NIOSII/synthesis/submodules/altera_reset_controller.v
sdram-uclinux/NIOSII/synthesis/submodules/altera_reset_synchronizer.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_addr_router.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_addr_router_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_altpll.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cmd_xbar_demux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cmd_xbar_demux_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cmd_xbar_mux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu.ocp
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu.sdc
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_bht_ram.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_dc_tag_ram.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_ic_tag_ram.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_jtag_debug_module_sysclk.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_jtag_debug_module_tck.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_jtag_debug_module_wrapper.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_mult_cell.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_ociram_default_contents.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_oci_test_bench.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_rf_ram_a.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_rf_ram_b.mif
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_cpu_test_bench.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_id_router.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_id_router_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_id_router_002.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_irq_mapper.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_jtag_uart.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_led_pio.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_demux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_demux_002.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_mux.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_rsp_xbar_mux_001.sv
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_sdram_controller.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_sysid.v
sdram-uclinux/NIOSII/synthesis/submodules/NIOSII_timer.v
sdram-uclinux/NIOSII_generation.rpt
sdram-uclinux/output_files/
sdram-uclinux/output_files/sdram.asm.r
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.