CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - 1h

搜索资源列表

  1. SN1602WK

    0下载:
  2. 使用TC0C与FP00中断测量温度,----获得成功!数码管在主程序显示,没有抖动!2 个端口独立上下限控制输出.芯片: SN8P1602B-SOP18脚,电容器104,传感器50K,标准电阻4K7.50格分度 两路控制说明:均为:温度<下限值控制=高电平.温度≥上限值控制=低电平.两路控制各使用自己的上下限来控制.设置上下限分别闪烁显示0H,0L,1H,1L.这是一个很成功的温控程序,仅仅1K空间做出来 4 个上下限值的控制. 校验和:1E09,使用空间908剩余空间115 47K+4
  3. 所属分类:SCM

    • 发布日期:2017-03-26
    • 文件大小:7174
    • 提供者:蓝天
  1. TestingFrequency

    0下载:
  2. (1)频率测试功能:测频范围0.1H~200H。 测试精度:恒为百万分之一。 (2)脉宽测试功能:范围0.1us~1s,精度0.01us。 (3)占空比测试功能。-(1) the frequency of test functions: the scope of testing frequency 0.1H ~ 200H. Test accuracy: Constant for the parts per million. (2) pulse-width test functions
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2014-11-09
    • 文件大小:200045
    • 提供者:zhouhongxi
  1. 18B20

    1下载:
  2. 1. 用18B20或AD590温度传感器作温度探头,采集温度数据并转换成BCD码在数码管上显示。 2. 记录间隔可任意设定(1S到1h,步长1s),能按设定时间存储数据。 3. 通过键回放温度和记录时间参数。 4. 设定温度告警门限。 通过声、光告警显示 -1. 18B20 or the AD590 temperature sensor using the temperature probe, temperature data collected and converted
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-07
    • 文件大小:66377
    • 提供者:zfyplay
  1. 7

    0下载:
  2. 调用总共四个计数器(两个六进制,两个十进制,六进制计数器可由实验五的程序做简单修改而成)串起来构成异步计数器,计数器的值,通过实验九串行扫描输出。用1Hz连续脉冲作为输入,这样就构成一个简单的1h计时器。带一个清零端。 输入:连续脉冲,逻辑开关;输出:七段LED。 -Called a total of four counters (two six-band, two decimal, hexadecimal counter by six experimental procedure
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:6380
    • 提供者:李小勇
  1. dianzishizhong

    0下载:
  2. 利用单片机定时器完成计时功能,定时器0计时中断程序每隔0.01s中断一次并当作一个计数,设定定时1秒的中断计数初值为100,每中断一次中断计数初值减1,当减到0时,则表示1s到了,秒变量加1,同理再判断是否1min钟到了,再判断是否1h到了-Completion time using MCU timer functions, Timer 0 interrupt timer interrupt routine once every 0.01s, and as a counter, set the
  3. 所属分类:SCM

    • 发布日期:2017-05-03
    • 文件大小:1504256
    • 提供者:紫兰葵
  1. clk

    0下载:
  2. 这是一个数字秒表的设计。几时周期为0.01s-1h。带有计数器的清零端,还有一个秒表的计时起止控制开关,最后计时信息显示在数码管上。-This is a digital stopwatch design. When a period of 0.01s-1h. Cleared with the end of the counter, and a stopwatch start and end time-control switch, the last time the information di
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:1082
    • 提供者:linpy
  1. dclock

    0下载:
  2. 数字秒表设计:设计计时范围为0.01—1h的数字秒表,程序分为分频,计数和显示三个模块-Digital stopwatch design: the design timing range of 0.01-1h digital stopwatch program is divided into three divider, counting and display module
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2579
    • 提供者:万里
搜珍网 www.dssz.com