搜索资源列表
x5045
- sbit CS = P1^0 sbit SCK = P1^6 sbit SIN = P1^7 sbit SOUT = P1^5 sbit WP = P1^1 void XReady(void) void XSendByte(unsigned char b) unsigned char XGetByte(void) void XWriteEn(void) void XWriteDis(void) unsigned char XReadStatus(
HD7279A-LED
- 这是hd7279贾楠的相关资料,要的就直接下载吧!-Hd7279贾楠This is relevant information, to download on it!
4830wrht24xx
- HT24 系列的EEPROM 总共8 个管脚,三个为芯片地址脚A0、A1、A2,在单片机对它进行操作时,从SDA 输入A0、A1、A2 数据和芯片外部A0、A1、A2 所接地址需一一对应。一个为芯片写保护脚WP,WP 脚接低电平时,芯片可进行读写操作;WP 脚接高时,芯片只可进行读,不可进行写。 另外两个管脚为电源脚VCC,VSS。 用单片机对HT24 系列的EEPROM 进行控制时,HT24 系列的EEPROM 的外部管脚VCC、VSS、WP、A0、A1、A2 根据需要,对应接上,SD
AVR-control-sst25vf010Pfm25l256
- 前几天刚好需要用到一个SPI的flash芯片,但是后来担心flash芯片的寿命问题(也不知道这个担心会不会多余!)。就又干脆整了一个铁电存储器! 在这里把测试操作SST25VF010和FM25L256的代码共享出来! 测试芯片采用的是ATMEGA64,代码是用CVAVR编写的。 写得不好的地方还望大家多指正! 硬件接口电路没什么好说的: flash MEGA64 WP和HOLD上拉 SST25VF010片选 -> PORTB.0
LatticeECP4-MACO-Architecture---WP
- lattice 以太网传输解决方案-the lattice Ethernet solutions
wp-01085-analog-output-digital-cpld-pwm
- Optimize motor control design
C8051F34024C02_SMBUS
- C8051F340通过片上SMBUS总线实现控制24c02,程序完整通过测试,只需根据不同硬件连接对WP进行修改即可-C8051F340 by SMBUS bus on-chip control 24c02, through the complete test program, simply depending on hardware connection can be modified for WP
