CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - .db

搜索资源列表

  1. DDS小数分频

    0下载:
  2. 文件列表(点击判断是否您需要的文件,如果是垃圾请在下面评价投诉): DDS小数分频 ...........\Block1.vhd.bak ...........\db ...........\..\add_sub_9mh.tdf ...........\..\DDS.asm.qmsg ...........\..\DDS.asm_labs.ddb ...........\..\DDS.cbx.xml ...........\..\DDS.cmp.
  3. 所属分类:VHDL编程

  1. CLOCK-ON-ALTERA-DEV-NOARD-RONTEX

    1下载:
  2. 这是我上电子线路设计课程时自己写的数字钟设计的整个工程.网上下载安装quartus II软件后双击clock.sof打开调试.若软件说没有权限,请删除db文件夹后再试. 文件夹中附带我的实验报告,其中详细讲解了我的设计思路\软件架构\可能出现的问题等等. 调试步骤就不讲了,管脚分配请网友自行完成. 开发板 Altera Cyclone II EP2C35F672C6 软件平台 Quartus II 语言 verilogHDL-These are all the project
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:995738
    • 提供者:needtobestrong
  1. db

    0下载:
  2. fulladder made by me I hope it works, the only thing I need from your database is the V74160.rar, the vhdl code for the 4 bit bcd counter with asynchronious reset.. please help me thank you
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:529198
    • 提供者:sarro
  1. AK4522VF

    0下载:
  2. 電子音量 IC AK4522 作為 D/A 和 A/D 的主要數模轉換 , 提供 44.1 K 和 20 Db 的高性能音色保障-Vol IC
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:120448
    • 提供者:licu
  1. niosSDCARD

    0下载:
  2. This folder contains data for incremental compilation. The compiled_partitions sub-folder contains previous compilation results for each partition. contains previous compilation results for each partition.-As long as this folder is preserved,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-02
    • 文件大小:14707986
    • 提供者:yyl
  1. a_num(DB)

    0下载:
  2. 实现一个数码管由1到F的顺序显示,适用于Cyclone IV E EP4CE115F29C7芯片,管脚可自行分配-Implement a digital tube display by the order of 1 to F, suitable for Cyclone IV E EP4CE115F29C7 chip pins can Discretionary
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-22
    • 文件大小:3039638
    • 提供者:仲斐
  1. led_fluid(DB)

    0下载:
  2. 实现可控制的流水灯,适用于Cyclone IV E EP4CE115F29C7芯片,可以使用按键控制启停,控制流动方向等。-Control light water and apply to the Cyclone IV E EP4CE115F29C7 chip, you can use the buttons to control the start and stop, control the flow direction.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-26
    • 文件大小:3132778
    • 提供者:仲斐
  1. 33-square-root

    0下载:
  2. 使用VHDL语言实现33位平方根进位选择加法器,能满足在500M时钟下正确工作,使用DB测试,并通过前仿。-Using VHDL language 33 square root carry select adder, to meet in the 500M clock work correctly, use the DB test, and through imitation.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-21
    • 文件大小:13568
    • 提供者:王力
  1. chengxu

    0下载:
  2. 读取外部RAM的状态机 RAM接口OE,输出使能 WR,低电平写RAM AB【7:0】地址总线 DB【7:0】地址总线 //将RAM 0至127的数据读出并相加最后的结果存入地址254(低8位)255(高8位) -State machine reads the external RAM RAM interface OE Output Enable WR, low-level to write RAM AB [7:0] address bus DB [7:0
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-18
    • 文件大小:3512
    • 提供者:hehe
  1. daima

    0下载:
  2. Rst是低电平有效的系统复位信号,Clk是时钟信号。AB[5:0]是地址信号,DB[7:0]是数据信号,wr是低电平有效的写信号。start是启动信号。 模块中有一个64x8的双端口的存储器。系统复位结束后,可以通过AB、DB和wr信号向同步存储器写入数据。当写入64个数据后,给出一个Clk周期宽度的脉冲信号start,则系统从存储器0地址处开始读出数据,读出的8位数据从低位开始以3位为一组,每个时钟周期输出一组,即第一个时钟周期输出[2:0]位,第二个时钟周期输出[5:3]位,第三个周期
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:179682
    • 提供者:静水沉沙
  1. ieep1.6

    0下载:
  2. low-power 16-bit CMOS D/A converter for portable digital audio is described. The converter is based on current division. To guarantee monotonicity and a good small-signal reproduction, a dynamic segmentation technique is used. A geometric avera
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:638596
    • 提供者:john
  1. db

    0下载:
  2. 基于FPGA 的正弦波三角波方波锯齿波,的电路图及VHDL的代码-FPGA based sine wave, triangle wave, square wave sawtooth wave, the circuit diagram and VHDL code, based on the FPGA sine wave, triangle wave, square wave, sawtooth wave, the circuit diagram and VHDL code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-14
    • 文件大小:71680
    • 提供者:王文馨
搜珍网 www.dssz.com