搜索资源列表
cf_fft_latest.tar
- 整个设计使用了流水线设计,运用了同步的使能和复位信号。这是一个4k点的fft。实部和虚部均为18bit,总共为36bit精度。-All designs are pipelined with a synchronous enable and reset. 18 bit precision, real and imaginary. Total is 36 bits.
verliog_VGA
- verilog实现 VGA视频输出 :直接输出到CRT,场频60,行频36-verilog to vga
c432
- verilog coding for 36 bit interrupt controller
123
- 体系相对导航系的角速度在体系上的分量 参照捷联惯性_里程仪_伪卫星车载组合导航系统研究 locity(i,:)) ) - gn 车体相对惯性系加速度在地理坐标系上的分量,标称值 参照捷联惯性_里程仪_伪卫星车载组合导航系统研究36 --1个论文(GPS中频信号处理及其FPGA实现)-System angular velocity relative navigation system' s components in the system, inertial reference _
jiao_tong_deng
- 本代码是十字路口的交通灯设计。软件用的是Quartus II。功能介绍:用DE2实验板上的LED发光二极管显示车辆通过的方向(东西和南北各一组),用数码管显示该方向的剩余时间。要求:工作顺序为东西方向红灯亮45秒;南北方向绿灯先延时2秒再亮36秒,后5秒黄灯亮。然后南北方向红灯亮45秒;东西方向红灯先亮2秒再绿灯亮40秒,后5秒黄灯亮。依次重复。有紧急事件时允许将某方向一直开绿灯或者开红灯,另外允许特定情况两方向均为红灯,车辆禁行,比如十字路口恶性交通事故时,东西,南北两个方向均有两位数码管适时
tfel
- ABEL-HDL code for custom Planar EL320.240.36 series TFEL display controller.
adc
- 实现模数转换功能,采样频率为时钟频率的36分之1,可以双路同时采样,并且串行输出,输出数据14位有符号数。-The analog-to-digital conversion, the sampling frequency is 1/36 of the clock frequency, can be dual simultaneous sampling, as well as serial output, the output data 14 of the number of symbols.
demo8-ps2_1_vhdl
- ep1c3实现ps2 Assembler Status Successful - Fri Aug 27 17:48:36 2010 Revision Name ps2_1 Top-level Entity Name ps2_1 Family Cyclone Device EP1C3T144C8-ep1c3 realize ps2,ep1c3 realize ps2,ep1c3 realize ps2