CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - cy7c68013A

搜索资源列表

  1. Mars-SP3-U_SCH.rar

    0下载:
  2. 一块XC3S400 FPGA电路板的原理图,板子上有CY7C68013A作为USB接口,A XC3S400 FPGA circuit board schematics, board have CY7C68013A as USB interface
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-25
    • 文件大小:134037
    • 提供者:i
  1. USB_FPGA_FOR_SRAM-control

    0下载:
  2. 此程序完成PC上位机通过USB与板上SRAM进行的数据传输交换,有CY7C68013A的SALVE_FIFO的完整固件及FPGA的SRAM驱动程序,并已调通可用了。-This process is complete PC via USB and PC-board SRAM for data transfer exchange, complete with CY7C68013A of SALVE_FIFO of SRAM FPGA firmware and drivers, and has bee
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-31
    • 文件大小:13531812
    • 提供者:dengxining
  1. micro.logic

    1下载:
  2. 16通道逻辑分析仪(xilinx XC3S50AN-4TQ144C +CY7C68013A-56PVXC)pcb图纸 使用altium 08打开-schdoc+pcbdoc
  3. 所属分类:VHDL编程

    • 发布日期:2013-01-10
    • 文件大小:1123815
    • 提供者:熊小良
  1. usb_fpga_1_2_latest.tar

    0下载:
  2. USB2.0的FPGA内核,使其可以通过FPGA控制CY公司出品的CY7C68013USB微控制器,对USB设备进行读写操作。-• Xilinx Spartan-3 XC3S400 FPGA • High-Speed (480 MBit/s) USB interface via Mini-USB connector (B-type) • Cypress CY7C68013A/14A EZ-USB-Microcontroller • 60 G
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:328861
    • 提供者:赵恒
  1. bmp

    0下载:
  2. Quick BMP-Test for CY7C68013A-USb device. Ready to run program for FPGA.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:22626
    • 提供者:abel
  1. VHDLvom22.08.2008

    0下载:
  2. Very simple program for FPGA to write bulk data on CY7C68013A USB controller.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1446977
    • 提供者:abel
  1. USB-I2C

    1下载:
  2. Example of EZ usb setup with cy7c68013A
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:85155
    • 提供者:arun
  1. USB_CY7C68013_Verilog

    0下载:
  2. 利用verilog语言读写基于CY7C68013A的USB器件,使用,轻松上手。-Use language to read and write verilog CY7C68013A based USB device, use, easy to get started.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-23
    • 文件大小:199329
    • 提供者:王先生
  1. USB_fpga

    0下载:
  2. FPGA与USB PHY芯片Cy7c68013A通信的程序,Verilog语言-FPGA and USB PHY chip Cy7c68013A communication procedures, Verilog language
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4371173
    • 提供者:路永轲
  1. TestProject

    0下载:
  2. 用fpga + usb ,fpga 用ep3c10e144 , usb 用釙68013日. 使用nios dma 傳輸數據至cy7c68013 , 經usb 到電腦-it use altera cyclone iii ep3c10e144 and cypress cy7c68013a to pc using nios dma to transmit data to pc via cy7c68013
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-19
    • 文件大小:29622530
    • 提供者:梁定宇
  1. CY7C68013A_board_test

    1下载:
  2. 该资料基于FPGA实现USB2.0的高速传输,即CY7C68013A芯片的数据传输,包括FPGA与上位机之间数据的相互传输,CY7C68013A的传输速率最高可达480M/S。-The FPGA-based high-speed data transmission USB2.0, that CY7C68013A chip data transmission, including the mutual transmission of data between the FPGA and the ho
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-25
    • 文件大小:277306
    • 提供者:Grace
  1. Asy_slavefifo_rdwr(141027)

    0下载:
  2. FPGA 控制CY7C68013A芯片的收发程序,调试通过,最高速度18M-CY7C68013A chip transceiver FPGA control procedures, debugging through, the maximum speed of 18M
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-01
    • 文件大小:13601077
    • 提供者:陈照
  1. usb_test

    0下载:
  2. verilog通过CY7C68013A实现在xc6slx45下的usb2.0通讯-USB2.0 COMMUNICATION BY CY7C6801 UNDER XC6SLX45
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-05
    • 文件大小:553652
    • 提供者:black_hawk
  1. FPGA_USB_Communication

    0下载:
  2. 本软件利用USB控制芯片cy7c68013A实现了USB通讯。压缩文件包括在fpga里面编程的vhdl软件-This software uses the USB control chip cy7c68013A to achieve the USB communication. The compressed file include programming in FPGA VHDL software
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3206670
    • 提供者:kc218
  1. CCD_Array

    0下载:
  2. Interface TCD1209DG with Altera FPGA and transfer image data to PC via USB using USB FX2 Slave FIFO mode, Only FPGA code included.
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-18
    • 文件大小:3320832
    • 提供者:muralidh
  1. CY7C68013A usb测试例程

    0下载:
  2. PC通过CyConsole工具往USB EP2端点FIFO中写入512byte数据,然后EP2端点FIFO中的数据搬运到EP6端点的FIFO中,最后PC通过CyConsole工具从EP6端点的FIFO中读出512byte数据,实现USB loopback功能测试。
  3. 所属分类:VHDL编程

搜珍网 www.dssz.com