搜索资源列表
minimum-FPGA-system
- 本书主要讲述了FPGA系统的基本设计方法和注意事项,其中列举了很多实力供大家参考-This book describes the basic design FPGA systems and precautions, which lists a lot of strength for your reference
ep2c5t144
- EP2C5T144原理图,最小系统开发板。-EP2C5T144 schematic diagram, the minimum system development board.
FPGA
- FPGA最小系统的概念组成电路、常用接口和硬件系统的调试-The concept of minimum system composed of FPGA circuits, common interface and hardware system debugging
SmallPC2
- 利用fpga设计最小系统的verilog程序。-Minimum system design using fpga verilog program.
EP1C3
- fpga LCD 最小系统开发板原理图还内存与SRAM-fpga LCD development board schematics minimum system memory and SRAM is also
A_D_translate
- 利用实验板上的ADC0809做A/D转换器,实验板上的电位器提供模拟量输入,编制程序,将模拟量转换成二进制数字量,在数码管的最高两位显示出数字量来。另外要把模拟量值在数码管的最低三位显示出来。例如显示“80 2.50”( 其中80是采样数值,而2.50是电压值。要求程序可连续运行以便测量不同的模拟电压(类似于电压表) (注意:多次采集求平均值可提高转换精度) -Experimental board do ADC0809 A/D converter, test board provides
CyclonePLL
- Cyclone™ FPGA具有锁相环(PLL)和全局时钟网络,提供完整的时钟管理方案。Cyclone PLL具有时钟倍频和分频、相位偏移、可编程占空比和外部时钟输出,进行系统级的时钟管理和偏移控制。Altera® Quartus® II软件无需任何外部器件,就可以启用Cyclone PLL和相关功能。本文将介绍如何设计和使用Cyclone PLL功能。 PLL常用于同步内部器件时钟和外部时钟,使内部工作的时钟频率比外部时钟更高,时钟延迟和时钟偏移最小,减小或调整时钟
SimpleBehavioralSRAMModel
- HC164用来驱动数码管以及LED指示灯,动态扫描数码管的是利用视觉暂留的特性进行显 示景物引起人的视觉印象,在景物消失后还能在视网膜上保持0。1秒的时间叫做视觉暂 留。可以将数据刷新速率可以为10Hz(0.1s),同时我们需要对四位数据进行扫描,因此 数据刷新速率最低应该为10Hz×4。最高可以为50MHz(HC164可以工作在50-175MHz)。 根据实际情况我们可以定为 762.939453125 = 50MHz因此接口处led,seg_value,dot数据的变化速率最
minicore
- minicore为一个加法器的最小结构,含有移位RAM 和调试的TB 程序等。-minicore for a minimum adder structure, containing translocation TB of RAM and debug procedures.
ActelFPGA_HE_ApplicationNote
- 在手持式设备的应用中(包括智能电话、相机和 MP3 播放器),用户大多考虑低功耗、 小尺寸,整个系统中除了处理器外,往往需要提供多种通信接口与存储器接口,用于实现对 硬盘、SD 卡、CF 卡以及 USB 的通信等,用 FPGA 来实现这些接口将会是一种理想的解决 方案。本方案采用 Actel 低功耗的 IGLOO 系列作为处理器(PXA270 或 ARM)的桥接器件和 设备控制器,不仅能够大大简化处理器设计的复杂度,而且 IGLOO 的超低功耗 (最小 5μ W)以及超小封装
E1
- 在国际标准组织开放式系统互联(OSI)参考模型下,以太网是第二层协议。10G以太网使用IEEE(电气与电子工程师学会)802.3以太网介质访问控制协议(MAC)、IEEE 802.3以太网帧格式以及IEEE 802.3最小和最大帧尺寸。-In the International Standards Organization Open Systems Interconnect (OSI) reference model, Ethernet is the second-layer protocol.
mm1
- 基于随机数组中的最大值与最小值的选择器,可自由设定输出时钟和数组大小-Maximum and Minimum Value Selector
PWMforvoltageregulator
- pulse width modulation controlled for 8-bit antrada give us a total of 255 possibilities. The continuous signal output will therefore be a value between the maximum and minimum voltage of the plate where you download the code, depending on these 255
EasyFPGA03
- Easy FPGA030原理图,对设计FPGA最小系统有很大的帮助。-Easy FPGA030 schematics, FPGA minimum system design is very helpful.
Cyclone_II_FPGA_Minimum_System
- Cyclone II FPGA最小系统电路连接方式。包含JETAG配置和PLL配置-Minimum System Cyclone II FPGA circuit connections. Configuration and PLL configuration contains JETAG
FPGA
- FPGA最小系统板设计 内容较详尽 给喜欢FPGA的朋友们一点帮助-Minimum System FPGA board design elements like a more detailed FPGA friends to a little help
EPM570
- 这是ATLREA的EPM570的一个144管脚CPLD的最小系统图,对于设计CPLD的板子有作用-This is the EPM570 ATLREA a minimum of 144 pin CPLD system diagram, for the design of the board has the role of CPLD
FPGA_design
- 设计FPGA最小系统不错的资料,大家可以下载参考-Minimum system design FPGA good information, you can download the reference
FPGA_system_design
- FPGA最小系统设计教程,内容全面-Minimum System FPGA design tutorials, comprehensive
My_Nios_2
- nios的一个最小系统实现,非常有参考价值!-A minimum nios system implementation, very has reference value!
