CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - MIN

搜索资源列表

  1. BBSdfbdgdr

    0下载:
  2. 如果遇到MD5加密文件,而又不知道密码的, 请在数据库中换上这组加密的数据吧 16位:7a57a5a743894a0e 32位:21232f297a57a5a743894a0e4a801fc3 那么密码就是admin-if they MD5 encryption, and do not know the password. please database with a group of encrypted data it 16 : 7a57a5a743894a0e 32
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3984723
    • 提供者:西西公主
  1. kuaijintuiyinyueshizhong_VHDL

    0下载:
  2. 本程序为模拟可校时的时钟程序;clk--时钟信号,rst--清零信号,set_en--校时 使能信号,faster--快进信号,slower--快退信号,hour--小时校时,min--分钟校 时,(hh,hl,ml,mh,sh,sl)--时,分,秒显示信号。 校时的时候,秒清零。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:112932
    • 提供者:wang
  1. 5Divide

    0下载:
  2. 用Verilog HDL语言写的标准的5分频程序,可以立即使用-Verilog HDL language used to write the standard procedure of 5 min frequency, you can immediately use
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-23
    • 文件大小:172002
    • 提供者:wangfanlion
  1. freq_divider

    0下载:
  2. 8bit分频器,最高256*2=512 分频,使用emacs编写源文件,iverilog仿真通过-8bit divider, the maximum 256* 2 = 512 min frequency, use emacs to prepare source file, iverilog simulation success
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:158852
    • 提供者:孙斌
  1. projiect

    0下载:
  2. 简单数字系统的系统级设计,完成E1clk 时钟1/32 分频产生64K 时钟的设计-A simple system-level design of digital systems to complete E1clk clock 1/32 min 64K clock frequency generated design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:122220
    • 提供者:张晓风
  1. Xilinx_question

    0下载:
  2. :ISE5.1i是Xilinx推出的具有ASIC-strength的设计工具,它充分发掘了VirtexⅡPro系列芯片的潜力;Virtex-II Pro 系列芯片的密度是从40,000门到8,000,000门。同4.1i相比,设计人员在编译时所花的时间得到了成倍提高(从100,000/min增加到200,000门/min)并且在器件速度上增加了40 。-: ISE5.1i is a Xilinx introduced a ASIC-strength design tools, which ful
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:103250
    • 提供者:backoff
  1. 8086code

    0下载:
  2. 8086 VHDL Code in Min Mode
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:52988
    • 提供者:arvind
  1. digital-clock

    1下载:
  2. 数字钟是计时仪器,它的功能大家都很熟悉。本实验对设计的电子钟要求为: 1.能够对s(秒)、min(分)和h(小时)进行计时,每日按24h计时制; 2.min和h位能够调整; 3.设计要求使用自顶向下的设计方法。 数字钟的功能实际上是对s信号计数。实验板上可提供2Hz的时钟,二分频后可产生s时钟。数字钟结构上可分为两个部分c计数器和显示器。计数器又可分为s计数器、min计数器和h计数器。s计数器和min计数器由6进制和10进制计数器构成,小时计数器较复杂,需要设计一个24(或12)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:11771
    • 提供者:hanbaoshuai
  1. Min-systembased-on-EP1C3T144

    0下载:
  2. 相当实用的内容,适合刚开始进行VHDL编程的初学者进行联系的资源-Very useful content, the beginning of the VHDL programming for beginners resources contact
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:6118
    • 提供者:barry
  1. Digital-Clock

    0下载:
  2. 该文档完成了数显电子钟系统设计。能够对S(秒)、MIN(分)、Hr(小时)进行计时,按24小时计时制。采用Top_Down的设计方法。 -The document Digital electronic clock to complete the system design. Able to S (s), MIN (minutes), Hr (hour) time, according to the 24-hour clock system. Using Top_Down design met
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:797091
    • 提供者:吴亮
  1. e_clock

    0下载:
  2. (1) 具有时、分、秒计数功能,且以24小时循环计时; (2) 计时结果要用6个数码管分别显示时、分、秒的十位和个位 -clock can show time on 24hours,also can show it on h,min and sec
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:37861
    • 提供者:Arenas Wang
  1. clock

    0下载:
  2. clk: 标准时钟信号,本例中,其频率为4Hz; clk_1k: 产生闹铃音、报时音的时钟信号,本例中其频率为1024Hz; mode: 功能控制信号;为0:计时功能; 为1:闹钟功能; 为2:手动校时功能; turn: 接按键,在手动校时功能时,选择是调整小时,还是分钟; 若长时间按住该键,还可使秒信号清零,用于精确调时; change: 接按键,手动调整时,每按一次,计数器加1; 如果长按,则连续快速加1,用于快速调时和定时; hour,min,se
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:491790
    • 提供者:happy
  1. shuzishizhong

    0下载:
  2. 多功能数字钟具有如下功能 1.秒/分/时的依次显示并正确计数; 2.定时闹钟:实现整点报时,扬声器发出报时声音; 3.时间设置,即手动调时功能:当认为时钟不准确时,可以分别对分/时进行调整;-The multi-function digital clock has the following features 1. Sec/min/turn and correct count 2. Regular alarm clock: the whole point of time,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:30967
    • 提供者:张小白
  1. A7105-Datasheet-v1.1

    1下载:
  2. 无线A7105说明书 0.0 Initial issue. 0.1 Modified specification and add section for TX power setting 0.2 Add top marking info., reflow profile, Carry tape & reel dimensi 0.3 Modify descr iption of state machine and FIFO mode Rename IRQS1/
  3. 所属分类:VHDL编程

    • 发布日期:2012-12-08
    • 文件大小:1968127
    • 提供者:苏春明
  1. LabA1Design2

    1下载:
  2. 设计模式比较器电路:电路的输入为两个8位无符号二进制数a、b和一个模式控制信号m;电路的输出为8位无符号二进制数y。当m=0时,y=MAX(a,b) 而当m=1时,则y=MIN(a,b)。要求用多层次结构设计电路,即调用数据选择器和比较器等基本模块来设计电路。-Design pattern comparator circuit: circuit input as two 8-bit unsigned binary numbers a, b and a mode control signal m
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:1525
    • 提供者:Peter
  1. sat_det_block

    0下载:
  2. Saturation Detection Block Min/Max Parameter Input: I/Q
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:798
    • 提供者:taewon
  1. min-sel

    2下载:
  2. 用来找到输入数据中的最小值和第二小值得verilog源码,可仿真-Used to find the minimum value of the input data and the second small worth verilog source code, can be emulated
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:1279
    • 提供者:薛天志
  1. fenpin

    0下载:
  2. 基于50M分10K 1K 1000 100 10 1的分频,占空比 10/1-Based 50M min 10K 1K 1000 100 10 1 division, duty cycle 10/100
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:520
    • 提供者:辛书伟
搜珍网 www.dssz.com